歡迎來到應屆生求職網-中國領先的大學生求職網站
當前位置:首頁 » 上海 北京 其它 » [北京上海西安]兆芯集成電路

[北京上海西安]兆芯集成電路

  1. 發布時間:2019-08-19
  2. 工作地點:上海 北京 其它
  3. 職位類型:全職
  4. 來源:前程無憂
  5. 職位:2020校園招聘
專業標簽:法學 電子信息 計算機 自動化
來自前程無憂的消息:
http://campus.51job.com/zhaoxin2020/job.html

兆芯求職討論區
http://bbs.yingjiesheng.com/forum-3436-1.html
兆芯2020校園招聘求職討論區精華推薦:
兆芯校園招聘求職筆試面試經驗匯總
搜索更多兆芯最新筆經面經:,或到兆芯討論區查看

上海兆芯集成電路有限公司(以下簡稱“兆芯”)是成立于2013年的國資控股公司,總部位于上海張江,在北京、西安、武漢、深圳等地均設有研發中心和分支機構,公司擁有大批具備碩士、博士學歷的專職研發人員。

兆芯是國內領先的芯片設計廠商,同時掌握中央處理器、圖形處理器、芯片組三大核心技術,擁有三大核心芯片及相關IP的完全自主設計研發能力,全部研發環節透明可控。

兆芯致力于研發中國自主知識產權的核心處理器芯片。兆芯自主研發的中央處理器基于國際主流的x86指令集,產品性能國內領先,廣泛應用于臺式機、筆記本、一體機、存儲服務器、磁盤陣列、工控整機等多種形態產品的設計生產。

采用兆芯通用CPU的多品牌臺式電腦、筆記本電腦均已量產并完全達到成熟產品標準,且兼容性出色,可極大程度避免用戶在遷移轉換中的障礙。目前,兆芯平臺整機已在黨政軍辦公、信息化等國家重點系統和工程中得到積極推廣和好評。國家“十二五”科技創新成就展期間,社會各界對兆芯通用CPU及整機、服務器等產品更予以了高度關注和肯定。

在國內全產業鏈整合方面,兆芯始終保持高度開放的合作態度,與來自芯片制造、封裝測試、整機制造、固件開發、操作系統及軟件開發、系統集成等環節的國內領軍企業均形成密切的合作關系,共同為擴大、完善產業生態不遺余力。

憑借業內領先的性能表現及在相關領域取得的突出成果,兆芯通用CPU屢獲殊榮。兆芯自主研發的開先ZX-C系列處理器先后榮獲“第18屆中國國際工業博覽會金獎”“第十一屆(2016年度)中國半導體創新產品和技術”“2017年度大中華IC設計成就獎”三大獎項;開先KX-6000系列處理器采用16nm工藝,主頻達3.0GHz,兼容x86指令集,支持雙通道DDR4-3200內存,支持4K視頻解碼,性能更加出色,一舉榮獲“第20屆中國國際工業博覽會金獎”,得到行業高度認可。

目前,兆芯通用CPU軟硬件兼容性優秀,生態系統和產業鏈日趨完備,已可滿足絕大多數國家關鍵領域的辦公應用。兆芯將持續發揮自身核心優勢,協同產業鏈伙伴共謀發展,為推動我國信息產業的整體發展不斷貢獻力量。

兆芯集成電路2020校園招聘職位:

網申地址:http://campus.51job.com/zhaoxin2020/job.html


 
CPU/SOC-邏輯設計部
CPUBJ-01 ASIC Design Engineer(X86/SOC)
 
【Responsibilities】
1. X86 CPU /Chipset/SOC Design development
2. Timing verification, logic / physical synthesis, formal verification, and etc.
3. System verification, debugging and performance analyzing
4. Functional behavior model development; 
5. Function verification vectors development and debugging;
6. Emulation verification and debugging.
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related;
2. Knowledge of digital circuit design, computer system architecture;
3. Familiar with Verilog/VHDL, and behavior modeling;
4. Experience with Design tools such as simulator, logic synthesis;
5. Strong problem solving and debugging skills; 
6. Good English language skill; 
7. Knowledge of X86 architecture is a plus;
8. Knowledge of C/C++ is a plus;
CPU/SOC-邏輯設計部
CPUBJ-02 ASIC Verification Engineer (X86/SOC)
 
【Responsibilities】
1. ASIC design verification methodology research and development;
2. Verification system development and maintenance;
3. Verification flow and execution ownership. 
4. Verification system buildup and debugging;
5. Function vector develop and debugging, coverage analysis and improvement;
6. Function modeling/monitor/assertion and script develop
 
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related
2. Knowledge of digital circuit design and computer system architecture
3. Familiar with Verilog/VHDL, SystemVerilog and C/C++
4. Experience with simulator such as NC/VCS
5. Good team work; strong problem solving and debugging skills; 
6. Good English communication skill. 
7. Knowledge of Unix platform and csh. Perl or python and tcl programming is a plus
8. Knowledge of X86 architecture is a plus
9. Knowledge of UVM system is a plus
CPU/SOC-邏輯設計部
CPUBJ-03 FPGA/Emulation Engineer (X86/SOC)
 
【Responsibilities】
1. FPGA emulation solution definition and FPGA implementation for chipset/X86 SOC function validation.
2. Design porting from ASIC to FPGA
3. FPGA design simulation and debugging
4. FPGA implementation flow, synthesis, P&R, timing, .etc 
5. FPGA on board debugging
 
 
【Requirements】
1. MS in Electronics
2. Knowledge of digital circuit design, and computer system architecture
3. Familiar with Verilog/VHDL
4. Familiar with Xilinx Series FPGA device structure
5. Experience with FPGA implementation tools such as synplify, vivado, protocompiler .etc;
6. Good team work; strong problem solving and debugging skills; 
7. Good English communication skill. 
8. Knowledge of Unix platform and csh. Perl and tcl programming is a plus
9. Knowledge of X86 architecture is a plus
 
CPU/SOC-CPU架構設計部
CPUBJ-04 CPU Architecture Engineer
 
【Responsibilities】
1. Developing the module design and architecture of a complex microprocessor in deep 
sub-micron process technology
2. Developing the CPU microarchitecture based on function/performance/power requirements
3. Improving the CPU architecture for optimized performance and power       
4. Developing server processor and system architecture   
5. CPU performance/power evaluation
6. CPU function/performance modeling
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science or related
2. Complete understanding of advanced CPU architecture and design techniques
3. Significant experience and knowledge with CPU design and improvement
4. Good understanding of OS and other general software tools 
5. Server system development experience is a plus 
6. Strong problem solving and debugging skills
7. Good English language skill
8. Knowledge of C/C++ is a plus
9. Knowledge of processor modeling is a plus
CPU/SOC-物理設計部
CPUBJ-05 ASIC Physical Design Engineer
 
【職位描述】
1. 高性能、低功耗x86 CPU/SOC數字后端設計收斂及簽核驗證
2. 先進工藝物理設計方法學研究及流程開發維護
 
【要求】
1. 電子工程、微電子、集成電路或相關專業,碩士學歷;
2.  具備良好的溝通表達力和團隊協作能力,踏實勤奮,積極主動,善于學習,樂于創新;
3.  有良好的英語聽說讀寫技能;
4.  有數字后端先進工藝物理設計相關經驗者優先
5.  有TCL/Shell/Perl/Python 等腳本語言編寫經驗者優先
CPU/SOC-混合信號設計部
CPUBJ-06 Mix-signal design Engineer
 
【Responsibilities】
1. Analog and mixed circuit and architecture definition, developing and evaluation;
2. High speed mixed signal IP block design, such as High speed SRAM, IO, PLL, DAC, SerDes etc.;
3. Full-custom circuit design, simulation, optimization and verification;
4. Providing the technical guidance to layout, application and Front-end engineers.
 
【Requirements】
1. MS in Electrical Engineering or Microelectronics or related fields;
2. Solid Knowledge of full custom Analog, Mixed-Signal and layout design is required;
3. Solid knowledge in one or more area will be plus:
   a) High-speed memory array
   b) High-speed interface/IO
   c) PLL/CDR
   d) AD/DA
   e) Serdes PHY
   f) Full-custom IP in Advanced Processor
4. Tape out & debug experience will be plus
CPU/SOC-可測性設計部
CPUBJ-07 DFT Engineer
 
【Responsibilities】
1. DFT (Design For Test) technology/methodology research and development;
2. Project execution: develop test plan for mix-signal and digital design;
3. Project execution: test design implementation & verification; test vector generation & validation on ATE;
 
【Requirements】
1. Knowledge and experience on logic design are required;
2. Knowledge and experience on DFT (Design For Test) including Scan/ATPG/BIST... are desired;
3. Experience on Verilog simulation is a plus;
4. Experience on test program development on ATE is a plus;
CPU/SOC-系統軟件部
CPUBJ-08 X86 System Software Engineer- Linux
 
【職責描述】
1. 開發Linux內核態驅動以及相關的內核棧模塊。
2. 在Linux OS上進行系統級驗證以及模塊級驗證, 包括同硬件部門合作進行相關問題的調試。
3. 跟蹤最新的行業標準,在深入了解Linux OS行為模式的基礎上參與SOC的架構設計。
4. 維護現有的Linux驅動、應用軟件和軟件產品。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 具備良好的C、C++、BASH編程基礎。
3. 熟悉Linux操作系統,熟悉Linux驅動;有Linux驅動開發、Linux系統移植、Linux應用軟件開發經驗者優先。
4. 具有良好的學習能力/溝通能力。
CPU/SOC-系統軟件部
CPUBJ-09 X86系統優化工程師
 
【職責描述】
1. 研究和開發模式識別、圖像處理、壓縮等領域的相關算法。
2. 基于兆芯x86平臺的特性對通用Linux應用程序進行性能優化。
3. 在兆芯x86系統上搭建基于OpenStack、Ceph等開源軟件的云平臺,對云平臺的性能進行分析以及優化。
4. 客戶支持以及開源云平臺在兆芯x86系統上的適配。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 對算法研究具有強烈的興趣,有模式識別、圖像處理、壓縮等領域的相關算法有研究者優先。
3. 對性能優化的工具和方法有一定了解者優先。
4. 熟悉開源云平臺的相關技術,有部署開源云平臺及其性能優化經驗者優先。
5. 具有良好的學習能力/溝通能力。
CPU/SOC-系統軟件部
CPUBJ-10 X86 System Software Engineer – Firmware
 
【職責描述】
1. 開發X86 SOC平臺的 UEFI BIOS / Firmware并且與硬件/系統部門合作調試。 
2. 業內新規范調研,與其他團隊討論新產品設計。
3. 客戶支持與產品維護。  
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 熟練運用C, C++ 語言。
3. 對計算機系統結構有一定了解;熟悉嵌入式軟件開發。
4. 具有良好的學習能力/溝通能力。
CPU/SOC-系統軟件部
CPUBJ-11 x86系統建模&性能分析工程師
 
【職責描述】
1. 針對CPU、Cache、系統總線、DDR控制器等關鍵部件構建性能模型。
2. 仿真、分析現有系統架構的性能瓶頸。
3. 探索新的架構設計方案,提供架構改進方案和初步性能評估參數。
4. 搭建系統功能級仿真平臺,為固件、驅動開發提供支持。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷。
2. 具有良好的C/C++編程能力。
3. 對計算機體系結構有較深入的了解,特別是CPU微架構、Cache設計及DDR控制器。
4. 有計算機系統架構或SoC設計經驗者優先。
5. 有SystemC開發經驗者優先。
6. 熟悉計算機仿真技術者優先, 如Bochs, Qemu, GEM5等。
7. 有RTL設計經驗者優先。
8. 熟悉x86匯編和體系結構者優先。
CPU/SOC-硬件系統部
CPUBJ-12 X86芯片硬件系統工程師
 
【Responsibilities】
1. 負責兆芯X86 Chipset產品功能性和兼容性問題的軟硬件調試及debug,定位并解決X86芯片組邏輯設計/系統應用中的bug
2. 負責兆芯X86 Chipset產品的系統穩定性及性能功耗相關問題的分析與解決
1. 負責兆芯X86 Chipset產品在FPGA系統的分析調試及硬件平臺debug
2. 協助FAE解決客戶系統設計及量產測試中的各類問題
 
【Requirements】
1. 計算機,電子,自動化或相關專業碩士;
2. 熟悉板級硬件系統電路開發與設計,具備信號完整性相關知識者優先;
3. 熟悉Linux/Windows/X86系統架構,以及各類總線規范者優先,有較豐富硬件系統調試經驗者優先。
CPU/SOC-硬件系統部
CPUBJ-13 X86處理器軟硬件系統工程師
 
【Responsibilities】
1. 負責兆芯X86 CPU的軟硬件驗證和debug,定位和解決X86 CPU在操作系統、應用軟件和激勵向量中的功能和性能問題;
2. 負責用于驗證CPU silicon的自動化激勵向量的開發,涵蓋CPU的內部指令/流水線/cache和外部DMA、中斷和系統響應等方面;
3. 負責兆芯X86 CPU驗證和debug過程中所需要的各類軟硬件工具的開發和完善,涵蓋CPU性能分析中的設備驅動程序開發,CPU debug中的波形提取和仿真分析工具的開發,CPU外部激勵的FPGA RTL代碼開發等;
4. 負責兆芯X86 CPU在FPGA系統的分析調試以及硬件平臺debug;
 
【Requirements】
1. 計算機,電子,自動化或相關專業碩士;
2. 熟悉Linux/Windows操作系統及其驅動程序開發,具有X86匯編語言,C語言程序開發經驗者優先;
3. 熟悉自動化腳本語言Perl/Ruby/Python者優先;
4. 熟悉X86系統架構者優先,通過全國計算機三級或四級考試者優先。
CPU/SOC-硬件系統部
CPUBJ-14 CPU量產測試開發工程師
 
【Responsibilities】
1. 負責CPU量產的溫度、頻率、功耗、工藝、電壓等自動化測試工具開發,相關測試和驗證;
2. 負責CPU工作負載的分析,測試和驗證;
3. 負責CPU模擬IP部分的工具開發,測試和驗證;
4. 負責各種高低溫控制系統,自動化測試系統的開發和維護;
 
【Requirements】
1. 了解X86 CPU和主板調試經驗者優先;
2. 動手能力強者優先;
3. 本科及以上學歷。
CPU/SOC-硬件系統部
CPUBJ-15 SI/PI Analysis Engineer
 
【工作職責】
1. 通過量測和分析包括DRAM, PCIE, SATA, USB 等信號的完整性,給出BIOS中與信號完整性相關的寄存器建議值。
2. 為電路設計工程師提供高速信號的信道模型和電源模型 ,分析高速I/O,芯片封裝,PCB板互連和連接器的電學特性,并分析電源分布系統。
3. 對仿真結果和量測結果進行擬合。
4. 解決客戶(包括聯想、中科院、同方等)可能遇到的信號完整性問題,與技術支持工程師、設計工程師和其他相關部門合作找到客戶問題的根源。
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 具備信號完整性基礎知識。
3. 熟悉計算機硬件架構,對各類總線有所了解。
4. 有高速實驗室量測經驗者優先。
5. 使用過信號完整性/電源完整性仿真軟件者優先。
6. 具有良好的學習能力/溝通能力。
CPU/SOC-系統驗證部
CPUBJ-16 x86系統測試工程師
 
【職責描述】
1. 負責x86 芯片的功能測試、兼容性測試、性能測試工作。
2. 負責x86 SOC芯片項目的測試實施,包括編寫測試計劃、用例設計、測試執行、測試報告等。
3. 負責x86相關產品應用測試環境的搭建和測試,涵蓋軟件、硬件、芯片方面的綜合表現分析。
4. 負責市場部的技術支持及客戶問題的澄清工作。
5. 建立Windows及Linux App自動化測試方法,能夠編寫自動化測試工具及腳本。
6. 協助開發人員重現并定位問題,對產品、流程和質量提升提出建設性意見。
 
【任職要求】
1. 計算機,電子,自動化等相關專業, 本科學歷;
2. 熟悉Windows,Linux等常用操作系統;
3. 熟悉C及匯編語言;
4. 具有腳本開發能力,熟悉shell,python語言者優先; 
5. 熱愛測試工作,認真細心,能積極主動學習; 
6. 具有良好的溝通交流/團隊合作能力;
 
 
 
CPU/SOC-邏輯設計部
CPUSH-01 ASIC Design Engineer(X86/SOC)
 
【Responsibilities】
1. X86 CPU /Chipset/SOC Design development
2. Timing verification, logic / physical synthesis, formal verification, and etc.
3. System verification, debugging and performance analyzing
4. Functional behavior model development; 
5. Function verification vectors development and debugging;
6. Emulation verification and debugging.
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related;
2. Knowledge of digital circuit design, computer system architecture;
3. Familiar with Verilog/VHDL, and behavior modeling;
4. Experience with Design tools such as simulator, logic synthesis;
5. Strong problem solving and debugging skills; 
6. Good English language skill; 
7. Knowledge of X86 architecture is a plus;
8. Knowledge of C/C++ is a plus;
CPU/SOC-邏輯設計部
CPUSH-02 ASIC Verification Engineer (X86/SOC)
 
【Responsibilities】
1. ASIC design verification methodology research and development;
2. Verification system development and maintenance;
3. Verification flow and execution ownership. 
4. Verification system buildup and debugging;
5. Function vector develop and debugging, coverage analysis and improvement;
6. Function modeling/monitor/assertion and script develop
 
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related
2. Knowledge of digital circuit design and computer system architecture
3. Familiar with Verilog/VHDL, SystemVerilog and C/C++
4. Experience with simulator such as NC/VCS
5. Good team work; strong problem solving and debugging skills; 
6. Good English communication skill. 
7. Knowledge of Unix platform and csh. Perl or python and tcl programming is a plus
8. Knowledge of X86 architecture is a plus
9. Knowledge of UVM system is a plus
 
CPU/SOC-CPU架構設計部
CPUSH-03 CPU Architecture Engineer
 
【Responsibilities】
1. Developing the module design and architecture of a complex microprocessor in deep 
sub-micron process technology
2. Developing the CPU microarchitecture based on function/performance/power requirements
3. Improving the CPU architecture for optimized performance and power       
4. Developing server processor and system architecture   
5. CPU performance/power evaluation
6. CPU function/performance modeling
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science or related
2. Complete understanding of advanced CPU architecture and design techniques
3. Significant experience and knowledge with CPU design and improvement
4. Good understanding of OS and other general software tools 
5. Server system development experience is a plus 
6. Strong problem solving and debugging skills
7. Good English language skill
8. Knowledge of C/C++ is a plus
9. Knowledge of processor modeling is a plus
CPU/SOC-混合信號設計部
CPUSH-04 Custom Circuit Design Engineer
 
【Responsibilities】
1. Custom IP / circuit definition, developing and evaluation;
2. Full custom digital block design, such as High speed SRAM, CAM, ROM datapath,etc.
3. Providing the technical guidance to layout, application and Front-end engineers.
 
【Requirements】
1. MS in Electrical Engineering or Microelectronics or related fields;
2. Solid Knowledge of full custom circuit, Mixed-Signal and layout design is required;
3. Solid knowledge in one or more area will be plus:
   a) High-speed memory array
   b) Dynamic digital circuit
   c) Timing lib extract
   d) Circuit formal verify
   f) Full-custom IP in Advanced Processor
4. Tape out & debug experience will be plus
CPU/SOC-物理設計部
CPUSH-05 ASIC Physical Design Engineer
 
【職位描述】
1. 高性能、低功耗x86 CPU/SOC數字后端設計收斂及簽核驗證
2. 先進工藝物理設計方法學研究及流程開發維護
 
【要求】
1. 電子工程、微電子、集成電路或相關專業,碩士學歷;
2. 具備良好的溝通表達力和團隊協作能力,踏實勤奮,積極主動,善于學習,樂于創新;
3. 有良好的英語聽說讀寫技能;
4.  有數字后端先進工藝物理設計相關經驗者優先
5.  有TCL/Shell/Perl/Python 等腳本語言編寫經驗者優先
CPU/SOC-系統軟件部
CPUSH-06 X86 System Software Engineer- Linux
 
【職責描述】
1. 開發Linux內核態驅動以及相關的內核棧模塊。
2. 在Linux OS上進行系統級驗證以及模塊級驗證, 包括同硬件部門合作進行相關問題的調試。
3. 跟蹤最新的行業標準,在深入了解Linux OS行為模式的基礎上參與SOC的架構設計。
4. 維護現有的Linux驅動、應用軟件和軟件產品。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 具備良好的C、C++、BASH編程基礎。
3. 熟悉Linux操作系統,熟悉Linux驅動;有Linux驅動開發、Linux系統移植、Linux應用軟件開發經驗者優先。
4. 具有良好的學習能力/溝通能力。
 
CPU/SOC-系統軟件部
CPUSH-07 X86系統優化工程師
 
【職責描述】
1. 研究和開發模式識別、圖像處理、壓縮等領域的相關算法。
2. 基于兆芯x86平臺的特性對通用Linux應用程序進行性能優化。
3. 在兆芯x86系統上搭建基于OpenStack、Ceph等開源軟件的云平臺,對云平臺的性能進行分析以及優化。
4. 客戶支持以及開源云平臺在兆芯x86系統上的適配。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 對算法研究具有強烈的興趣,有模式識別、圖像處理、壓縮等領域的相關算法有研究者優先。
3. 對性能優化的工具和方法有一定了解者優先。
4. 熟悉開源云平臺的相關技術,有部署開源云平臺及其性能優化經驗者優先。
5. 具有良好的學習能力/溝通能力。
CPU/SOC-系統軟件部
CPUSH-08 X86 System Software Engineer – Firmware
 
【職責描述】
1. 開發X86 SOC平臺的 UEFI BIOS / Firmware并且與硬件/系統部門合作調試。 
2. 業內新規范調研,與其他團隊討論新產品設計。
3. 客戶支持與產品維護。  
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 熟練運用C, C++ 語言。
3. 對計算機系統結構有一定了解;熟悉嵌入式軟件開發。
4. 具有良好的學習能力/溝通能力。
 
CPU/SOC-系統軟件部
CPUSH-09 x86系統建模&性能分析工程師
 
【職責描述】
1. 針對CPU、Cache、系統總線、DDR控制器等關鍵部件構建性能模型。
2. 仿真、分析現有系統架構的性能瓶頸。
3. 探索新的架構設計方案,提供架構改進方案和初步性能評估參數。
4. 搭建系統功能級仿真平臺,為固件、驅動開發提供支持。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷。
2. 具有良好的C/C++/systemC編程能力。
3. 對計算機體系結構有較深入的了解,特別是CPU微架構、Cache設計及DDR控制器。
4. 有計算機系統架構或SoC設計經驗者優先。
5. 有SystemC開發經驗者優先。
6. 熟悉計算機仿真技術者優先, 如Bochs, Qemu, GEM5等。
7. 有RTL設計經驗者優先。
8. 熟悉x86匯編和體系結構者優先。
CPU/SOC-硬件系統部
CPUSH-10 X86芯片硬件系統工程師
 
【Responsibilities】
1. 負責兆芯X86 Chipset產品功能性和兼容性問題的軟硬件調試及debug,定位并解決X86芯片組邏輯設計/系統應用中的bug
2. 負責兆芯X86 Chipset產品的系統穩定性及性能功耗相關問題的分析與解決
3. 負責兆芯X86 Chipset產品在FPGA系統的分析調試及硬件平臺debug
4. 協助FAE解決客戶系統設計及量產測試中的各類問題
 
【Requirements】
1. 計算機,電子,自動化或相關專業碩士;
2. 熟悉板級硬件系統電路開發與設計,具備信號完整性相關知識者優先;
3. 熟悉Linux/Windows/X86系統架構,以及各類總線規范者優先,有較豐富硬件系統調試經驗者優先。
CPU/SOC-硬件系統部
CPUSH-11 X86處理器軟硬件系統工程師
 
【Responsibilities】
1. 負責兆芯X86 CPU的軟硬件驗證和debug,定位和解決X86 CPU在操作系統、應用軟件和激勵向量中的功能和性能問題;
2. 負責用于驗證CPU silicon的自動化激勵向量的開發,涵蓋CPU的內部指令/流水線/cache和外部DMA、中斷和系統響應等方面;
3. 負責兆芯X86 CPU驗證和debug過程中所需要的各類軟硬件工具的開發和完善,涵蓋CPU性能分析中的設備驅動程序開發,CPU debug中的波形提取和仿真分析工具的開發,CPU外部激勵的FPGA RTL代碼開發等;
4. 負責兆芯X86 CPU在FPGA系統的分析調試以及硬件平臺debug;
 
【Requirements】
1. 計算機,電子,自動化或相關專業碩士;
2. 熟悉Linux/Windows操作系統及其驅動程序開發,具有X86匯編語言,C語言程序開發經驗者優先;
3. 熟悉自動化腳本語言Perl/Ruby/Python者優先;
4. 熟悉X86系統架構者優先,通過全國計算機三級或四級考試者優先。
 
 
CPU/SOC-邏輯設計部
CPUXA-01 ASIC Design Engineer(X86/SOC)
 
【Responsibilities】
1. X86 CPU /Chipset/SOC Design development
2. Timing verification, logic / physical synthesis, formal verification, and etc.
3. System verification, debugging and performance analyzing
4. Functional behavior model development; 
5. Function verification vectors development and debugging;
6. Emulation verification and debugging.
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related;
2. Knowledge of digital circuit design, computer system architecture;
3. Familiar with Verilog/VHDL, and behavior modeling;
4. Experience with Design tools such as simulator, logic synthesis;
5. Strong problem solving and debugging skills; 
6. Good English language skill; 
7. Knowledge of X86 architecture is a plus;
8. Knowledge of C/C++ is a plus;
CPU/SOC-邏輯設計部
CPUXA-02 ASIC Verification Engineer (X86/SOC)
 
【Responsibilities】
1. ASIC design verification methodology research and development;
2. Verification system development and maintenance;
3. Verification flow and execution ownership. 
4. Verification system buildup and debugging;
5. Function vector develop and debugging, coverage analysis and improvement;
6. Function modeling/monitor/assertion and script develop
 
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related
2. Knowledge of digital circuit design and computer system architecture
3. Familiar with Verilog/VHDL, SystemVerilog and C/C++
4. Experience with simulator such as NC/VCS
5. Good team work; strong problem solving and debugging skills; 
6. Good English communication skill. 
7. Knowledge of Unix platform and csh. Perl or python and tcl programming is a plus
8. Knowledge of X86 architecture is a plus
9. Knowledge of UVM system is a plus
CPU/SOC-系統軟件部
CPUXA-05 X86 System Software Engineer- Linux
 
 
【職責描述】
1. 開發Linux內核態驅動以及相關的內核棧模塊。
2. 在Linux OS上進行系統級驗證以及模塊級驗證, 包括同硬件部門合作進行相關問題的調試。
3. 跟蹤最新的行業標準,在深入了解Linux OS行為模式的基礎上參與SOC的架構設計。
4. 維護現有的Linux驅動、應用軟件和軟件產品。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 具備良好的C、C++、BASH編程基礎。
3. 熟悉Linux操作系統,熟悉Linux驅動;有Linux驅動開發、Linux系統移植、Linux應用軟件開發經驗者優先。
4. 具有良好的學習能力/溝通能力。
CPU/SOC-系統軟件部
CPUXA-06 X86系統優化工程師
 
 
【職責描述】
1. 研究和開發模式識別、圖像處理、壓縮等領域的相關算法。
2. 基于兆芯x86平臺的特性對通用Linux應用程序進行性能優化。
3. 在兆芯x86系統上搭建基于OpenStack、Ceph等開源軟件的云平臺,對云平臺的性能進行分析以及優化。
4. 客戶支持以及開源云平臺在兆芯x86系統上的適配。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 對算法研究具有強烈的興趣,有模式識別、圖像處理、壓縮等領域的相關算法有研究者優先。
3. 對性能優化的工具和方法有一定了解者優先。
4. 熟悉開源云平臺的相關技術,有部署開源云平臺及其性能優化經驗者優先。
5. 具有良好的學習能力/溝通能力。
CPU/SOC-系統軟件部
CPUXA-07 X86 System Software Engineer – Firmware
 
【職責描述】
1. 開發X86 SOC平臺的 UEFI BIOS / Firmware并且與硬件/系統部門合作調試。 
2. 業內新規范調研,與其他團隊討論新產品設計。
3. 客戶支持與產品維護。  
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 熟練運用C, C++ 語言。
3. 對計算機系統結構有一定了解;熟悉嵌入式軟件開發。
4. 具有良好的學習能力/溝通能力。
CPU/SOC-系統軟件部
CPUXA-08 x86系統建模&性能分析工程師
 
【職責描述】
1. 針對CPU、Cache、系統總線、DDR控制器等關鍵部件構建性能模型。
2. 仿真、分析現有系統架構的性能瓶頸。
3. 探索新的架構設計方案,提供架構改進方案和初步性能評估參數。
4. 搭建系統功能級仿真平臺,為固件、驅動開發提供支持。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷。
2. 具有良好的C/C++/systemC編程能力。
3. 對計算機體系結構有較深入的了解,特別是CPU微架構、Cache設計及DDR控制器。
4. 有計算機系統架構或SoC設計經驗者優先。
5. 有SystemC開發經驗者優先。
6. 熟悉計算機仿真技術者優先, 如Bochs, Qemu, GEM5等。
7. 有RTL設計經驗者優先。
8. 熟悉x86匯編和體系結構者優先。
CPU/SOC-硬件系統部
CPUXA-09 X86芯片硬件系統工程師
 
【Responsibilities】
1. 負責兆芯X86 Chipset產品功能性和兼容性問題的軟硬件調試及debug,定位并解決X86芯片組邏輯設計/系統應用中的bug
2. 負責兆芯X86 Chipset產品的系統穩定性及性能功耗相關問題的分析與解決
3. 負責兆芯X86 Chipset產品在FPGA系統的分析調試及硬件平臺debug
4. 協助FAE解決客戶系統設計及量產測試中的各類問題
 
【Requirements】
1. 計算機,電子,自動化或相關專業碩士;
2. 熟悉板級硬件系統電路開發與設計,具備信號完整性相關知識者優先;
3. 熟悉Linux/Windows/X86系統架構,以及各類總線規范者優先,有較豐富硬件系統調試經驗者優先。
CPU/SOC-硬件系統部
CPUXA-10 X86處理器軟硬件系統工程師
 
【Responsibilities】
1. 負責兆芯X86 CPU的軟硬件驗證和debug,定位和解決X86 CPU在操作系統、應用軟件和激勵向量中的功能和性能問題;
2. 負責用于驗證CPU silicon的自動化激勵向量的開發,涵蓋CPU的內部指令/流水線/cache和外部DMA、中斷和系統響應等方面;
3. 負責兆芯X86 CPU驗證和debug過程中所需要的各類軟硬件工具的開發和完善,涵蓋CPU性能分析中的設備驅動程序開發,CPU debug中的波形提取和仿真分析工具的開發,CPU外部激勵的FPGA RTL代碼開發等;
4. 負責兆芯X86 CPU在FPGA系統的分析調試以及硬件平臺debug;
 
【Requirements】
1. 計算機,電子,自動化或相關專業碩士;
2. 熟悉Linux/Windows操作系統及其驅動程序開發,具有X86匯編語言,C語言程序開發經驗者優先;
3. 熟悉自動化腳本語言Perl/Ruby/Python者優先;
4. 熟悉X86系統架構者優先,通過全國計算機三級或四級考試者優先。
CPU/SOC-硬件系統部
CPUXA-11 SI/PI Analysis Engineer
 
【工作職責】
1. 通過量測和分析包括DRAM, PCIE, SATA, USB 等信號的完整性,給出BIOS中與信號完整性相關的寄存器建議值。
2. 為電路設計工程師提供高速信號的信道模型和電源模型 ,分析高速I/O,芯片封裝,PCB板互連和連接器的電學特性,并分析電源分布系統。
3. 對仿真結果和量測結果進行擬合。
4. 解決客戶(包括聯想、中科院、同方等)可能遇到的信號完整性問題,與技術支持工程師、設計工程師和其他相關部門合作找到客戶問題的根源。
 
【任職要求】
1. 計算機或者電子工程相關專業,碩士及以上學歷,或者具有相關經歷的優秀本科生。
2. 具備信號完整性基礎知識。
3. 熟悉計算機硬件架構,對各類總線有所了解。
4. 有高速實驗室量測經驗者優先。
5. 使用過信號完整性/電源完整性仿真軟件者優先。
6. 具有良好的學習能力/溝通能力。

 

收藏至求職記事本:記錄我投過的公司
Copyright ©前錦網絡信息技術(上海)有限公司 版權所有
網站備案/許可證號:滬ICP備12015550號-13 | 上海市公安局徐匯分局網監中心備案編號:3101040220 | 觸屏版

           

江苏时时玩法